Микросхемы специального назначения производства ОАО «Интеграл»

№ 1’2012
Микросхемы 1635РУ2 (128К×8 бит) и 1635РУ1 (32К×8 бит) относятся к оперативным запоминающим статическим устройствам, предназначенным для чтения, записи и хранения информации в блоках оперативной памяти вычислительных систем специального назначения. Интегральные микросхемы серии 5584 разработаны для использования в высокопроизводительных системах обработки информации и устройствах управления специального применения.
Таблица 1. Интегральные микросхемы серии 5584
Условное обозначение микросхемы Основное функциональное назначение Корпус
5584ЛН1Т Шесть логических элементов НЕ 401.14-5
5584ЛН1АТ 401.14-5М
5584ИЕ7Т Четырехразрядный двоичный реверсивный счетчик 402.16-32
5584ИЕ7АТ 402.16-32.05
5584ТМ9Т Шесть D-триггеров 402.16-32
5584ТМ9АТ 402.16-32.05
5584КП11Т Четыре селектора-мультиплексора 2-1 с тремя состояниями на выходе 402.16-32
5584КП11АТ 402.16-32.05
5584ИР22Т Восьмиразрядный регистр, управляемый по уровню, с параллельным вводом/выводом данных, с тремя состояниями на выходе 4153.20-1.01
5584ИР22АТ 4153.20-6
5584ИР22АТ1 4157.20-А
5584ЛП5Т Четыре двухвходовых логических элемента «исключающее ИЛИ» 401.14-5
5584ЛП5АТ 401.14-5М
5584АП3Т Два четырехканальных формирователя с тремя состояниями и инверсией на выходе 4153.20-1.01
5584АП3АТ 4153.20-6
5584АП3АТ1 4157.20-А
5584ТЛ2Т Шесть триггеров Шмитта / инверторов 401.14-5
5584ТЛ2АТ 401.14-5М
5584ИР33Т Восьмиразрядный регистр, управляемый по уровню с параллельным вводом/выводом данных, с тремя состояниями 4153.20-1.01
5584ИР33АТ 4153.20-6
5584ИР33АТ1 4157.20-А
5584ИР8Т Восьмиразрядный сдвиговый регистр с последовательным вводом, параллельным выводом данных и асинхронным сбросом 401.14-5,
5584ИР8АТ 401.14-5М
5584АП7Т Восьмиканальный двунаправленный приемопередатчик со схемой удержания информации на входе и тремя состояниями на выходе 4153.20-1.01
5584АП7Т1 4157.20-А
5584АП3АТ1 Два четырехканальных формирователя с тремя состояниями и инверсией на выходе 4157.20-А
5584АП5АТ1 Два четырехканальных формирователя с тремя состояниями на выходе 4157.20-А
5584АП6АТ1 Восьмиканальный двунаправленный приемопередатчик с тремя состояниями на выходе 4157.20-А
5584ИР22АТ1 Восьмиразрядный регистр, управляемый по уровню, с параллельным вводом/выводом данных, с тремя состояниями на выходе 4157.20-А
5584ИР23АТ1 Восьмиразрядный регистр, управляемый по фронту, с параллельным вводом/выводом данных, с тремя состояниями на выходе 4157.20-А
5584ИР35АТ1 Восьмиразрядный регистр, управляемый по фронту, с параллельным вводом/выводом данных, с входом установки 4157.20-А

Примечание. Ведется ОКР по освоению изделий серии 5584Т и 5584АТ в металлокерамических корпусах 5119.16-А (LCC16), 5119.20-А (LCC20).

Таблица 2. Основные технические характеристики микросхем 1635РУ2 и 1635РУ1
Наименование параметра, буквенное обозначение, единица измерения Значение
1635РУ2У/Т 1635РУ21У/Т 1635РУ1Т
Напряжение питания (UCC), В 5 3,3 5
Информационная емкость (QINF), кбит 1024 256
Количество информационных слов 128К 32К
Количество разрядов в информационном слове 8 8
Ток потребления в режиме хранения (ICCS), мА * Не более 1 Не более 2
Время выборки адреса, tA(A), нс Не более 50 Не более 40 Не более 50
Время выбора (tA(CE)), нс Не более 50 Не более 40 Не более 50
Корпус Н18.64-3В / 4149.36-1 4183.28-2

Примечание. * 1635РУ2У — не более 1, 1635РУ2АУ — не более 10.

Габаритный чертеж корпуса 4149.36-1

Рисунок. Габаритный чертеж корпуса 4149.36-1

Таблица 3. Основные технические характеристики микросхем серии 5584

Условное обозначение микросхемы Потребляемая мощность в статическом режиме (PCC), мкВт (не более) Выходное напряжение низкого уровня (UOL), B (не более) Выходное напряжение высокого уровня (UOH), B (не менее) Время задержки распространения при включении, выключении (tPHL, (tPLH)), нс (не более)
при UCC, B
при UCC = 4,5 B, IO = 12 мА 3,3 ±0,3 5,5 ±0,5
5584АП7Т,5584АП7Т1 44 0,36 3,94 18 13
5584АП3АТ1 22 14,5 9,5
5584АП5АТ1 22 13,6 9
5584АП6АТ1 22 13,6 9
5584ИР22АТ1 22 20 12
5584ИР23АТ1 22 19,3 12,4
5584ИР33АТ1 22 20 12
5584ИР35АТ1 22 20,4 13,5
5584ЛН1Т, 5584ЛН1АТ 11 14 9
5584ИЕ7Т, 5584ИЕ7АТ 22 24 20
5584ТМ9Т, 5584ТМ9АТ 22 17 11,5
5584КП11Т, 5584КП11АТ 22 20 12
5584ИР22Т, 5584ИР22АТ 22 20 12
5584ЛП5Т, 5584ЛП5АТ 11 18 10
5584АП3Т, 5584АП3АТ 22 14,5 9,5
5584ТЛ2Т, 5584ТЛ2АТ 11 20 13
5584ИР33Т, 5584ИР33АТ 22 20 12
5584ИР8Т, 5584ИР8АТ 22 21 13

Параметры чувствительности микросхем 1635РУ2 к воздействию факторов 7.К11 (7.К12) и 7.К9 (7.К10) составляют:

  • По тиристорным эффектам (ТЭ):
    • Пороговые линейные потери энергии по ТЭ при воздействии фактора 7.К11 (7.К12) — не менее 90 МэВ•см2/мг.
    • Сечение насыщения по ТЭ при воздействии фактора 7.К11 (7.К12) — не более 5×10–2 см2/БИС.
    • ТЭ отсутствуют при воздействии фактора 7.К9 (7.К10).
  • По одиночным сбоям (ОС):
    • Сечение насыщения по ОС при воздействии фактора 7.К11 (7.К12) — не более 2×10–7 см2/бит.
    • Пороговая энергия для возникновения ОС при воздействии фактора 7.К9 (7.К10) — не менее 20 МэВ.
    • Сечение насыщения по ОС при воздействии фактора 7.К9 (7.К10) — не более 3×10–14 см2/бит.
Таблица 4. Требования к СВВФ
Обозначение Группа исполнения специальных факторов по ТУ
7И1 7И6 7И7 7И8 7С1 7С4 7К1 7К4
Серия 5584Т 3Ус 4Ус 0,2×5Ус 0,02×1Ус 10×1Ус 1Ус 5×1К 0,5×1К
Серия 5584АТ 4Ус 6Ус 0,2×5Ус 0,02×1Ус 10×1Ус 1Ус 5×1К 0,5×1К
1635РУ1 3Ус 4Ус 0,2×5Ус 0,02×1Ус 10×1Ус 1Ус 10×1К 0,5×1К
1635РУ2 3Ус 4Ус 0,2×5Ус 0,04×1Ус 10×1Ус 1Ус 5×1К 0,5×1К

ОАО «ИНТЕГРАЛ» — управляющая компания холдинга «ИНТЕГРАЛ»,
г. Минск, Республика Беларусь
integral.by
market@integral.by,
ATitov@integral.by
Тел.: (+375 17) 298-97-43
Факс: (+375 17) 398-72-03

Добавить комментарий

Ваш адрес email не будет опубликован. Обязательные поля помечены *