Тенденции и перспективы развития EDA-индустрии по материалам портала DACafe.com. Январь 2001 — октябрь 2002. Часть 2

№ 1’2003
12 ноября. Lattice выпускает 2-е поколение архитектуры SuperBIG CPLD для интеграции систем. ispMACH 5000VG содержит 1024 макроячейки и может иметь от 196 до 384 конфигурируемых контактов

Все статьи цикла:

7. В мире ПЛИС

7.1. ПЛИС расширяют сферу применения

7.1.1. Только факты

2001 год

12 ноября. Lattice выпускает 2-е поколение архитектуры SuperBIG CPLD для интеграции систем. ispMACH 5000VG содержит 1024 макроячейки и может иметь от 196 до 384 конфигурируемых контактов (www.latticesemi.com ).

3 декабря. Lattice выпустила 3-е поколение супер-быстрых CPLD. ispMACH4256 имеет 256 макроячеек и функционирует на частоте 300 МГц, что на 40% быстрее, чем у любого из конкурентов (www.latticesemi.com ).

2002 год

7 января. Actel преодолевает барьер 1 млн вентилей для Flash FPGA. Микросхемы ProASIC Plus имеют емкость от 150 тыс.до 1 млн вентилей при частоте до 100 МГц (www.actel.com ).

12 августа. Xilinx выпускает «самую-самую » FPGA — XCV28000. Емкость — 8 млн вентилей, производительность — свыше 400 МГц (www.xilinx.com ).

23 сентября. Altera выпускает Cyclone — самую дешевую FPGA.Цена 1,50 долл. за 1000 логических элементов — в два раза ниже самых дешевых конкурентов. Одна микросхема Cyclone может содержать несколько процессоров (www.altera.com/cyclone1 ).

2 октября. Семейство FPGA Cyclone фирмы Altera работает в промышленном диапазоне температур (www.altera.com/cyclone1 ).

7 октября. Actel выпускает FPGA семейства SX-A для военных приложений. Чипы A54SX32A и A54SX72A могут содержать до 76 тыс.логических вентилей, обеспечивать производительность до 250 МГц с гарантированной поддержкой шины 33 МГц PCI в температурном диапазоне от –55 до +125 °C. Для повышения безопасности чипов серии SX-A предприняты специальные меры, в частности отсутствует загрузочное ПЗУ,поток данных с которого может быть перехвачен для расшифровки (www.actel.com/products/security).

7 октября. Модульный массив ASIC на частоте 700 МГц меньше чем за 3 месяца: Luminance — новая технология от Lightspeed (0,13 мкм). Технология Luminance обеспечивает создание чипов с емкостью до 10 млн ASIC вентилей и до 5 млн бит встроенной двухпортовой RAM, имеются также конфигурируемые ячейки ввода-вывода (www.lightspeed.com ).

7.1.2. Обобщения и выводы

Развитие ПЛИС традиционно происходит в следующих направлениях:

  • повышение производительности (до 300 МГц CPLD Lattice ispMACH, до 400 МГц FPGA Xilinx Virtex II);
  • рост емкости (до 8 млн вентилей FPGA Xilinx Virtex II, до 288 кбит RAM FPGA Altera Cyclone);
  • сокращение энергопотребления (ток до 100 мкА в CPLD Xilinx CoolRunner II);
  • сокращение стоимости на вентиль (до 1,5 долл. за 1000 логических элементов FPGA Altera Cyclone);
  • увеличение количества внешних контактов (до 384 CPLD Lattice ispMACH);
  • обеспечение внутрисхемной программируемости (Lattice CPLD ispMACH, Actel FPGA ProAsic Plus);
  • обеспечение секретности (Xilinx CoolRunner II, Actel ProASIC, Actel SX-A).

Все это вместе с развитием средств проектирования и отладки ПЛИС, а также с ростом предлагаемых IP-компонентов (которым ниже посвящены отдельные пункты) резко расширяют сферу применения ПЛИС.

7.2. Развитие средств проектирования ПЛИС

7.2.1. Только факты

2001 год

27 ноября. Cypress предлагает полную среду разработки для самой большой в мире CPLD (www.cypress.com ).

2002 год

7 января. Mentor Graphics поддерживает микросхемы ProASIC фирмы Actel (www.actel.com, www.mentor.com ).

7 января.Synplicity поддерживает микросхемы ProASIC от Actel средствами синтеза Symplify (www.synplicity.com, www.actel.com ).

15 января. Insight Electronics предлагает средства разработки для Xilinx CoolRunner-II CPLD (www.insight-electronics.com/coolrunner2, www.xilinx.com ).

4 марта. Mentor Graphics выпускает Precision Synthesis — новое мощное средство синтеза для PLD следующего поколения (www.mentor.com/synthesis/precision ).

4 марта.Fujitsu и Chip Express — производители ASIC, которые намерены поддержать Synplicity. Они работают над тем, чтобы интегрировать ее программное обеспечение в свои потоки проектирования ASIC (www.synplicity.com ).

13 марта. LSI Logic лицензировала ModelSim для симуляции VHDL, Verilog и для высокоуровневых VHDL-тестов совместно с Verilog net-листами (www.model.com, www.mentor.com ).

10 апреля. LS 2002a — новая версия синтезатора LeonardoSpectrum от Mentor Graphics (www.mentor.com/synthesis).

15 апреля. Get2Chip вводит RTL Compiler для 100-мегавентильной эры. RTL Compiler (также известный как G2C-RC)— высокоскоростное средство синтеза сверхбольших проектов (www.get2chip.com).

15 апреля. Mentor Graphics покажет средства разработки FPGA Precision Synthesis на Programmable World 2002 (www.xilinx.com/pw2002, www.mentor.com ).

12 августа.Actel анонсирует дешевую платформу для ProASIC Plus FPGA. Новая плата прототипирования разработана совместно с First Silicon Solutions (FS2)(www.actel.com, www.fs2.com ).

24 сентября. Ведущие EDA-компании поддержали новейшие супердешевые FPGA Cyclone фирмы Altera, среди них: Mentor Graphics (LeonardoSpectrum 2002d, Precision ModelSim 5.6a), Synopsis (FPGA Compiler II 3.8), Synplicity (Synplify 7.2 и Synplify Pro) (www.mentor.com, www.synplicity.com, www.altera.com ).

1 октября. Xilinx бесплатно распространяет ISE WebPACK 5.1i (www.xilinx.com/ise/webpack5 ).

1 октября. Xilinx выпускает документированные проекты для CPLD CoolRunner-II. Проекты включают полный исходный HDL-текст и детальные комментарии (www.xilinx.com/cr2).

7 октября. Xilinx и Agilent Technologies выпускают новые средства разработки — результат интеграции Xilinx ChipScope Pro, Agilent Trace Core и Agilent FPGA Trace Port Analyzer (www.agilent.com/find/FPGA ).

7.2.2.Обобщения и выводы

Стремительное развитие возможностей ПЛИС вызывает потребность в развитии соответствующих средств отладки. Однако на сегодня очевиден разрыв (который по оценкам многих экспертов в последнее время только увеличивается)между возможностями самих ПЛИС и возможностями средств их проектирования. В первую очередь развиваются синтезаторы и отладочные платы, поскольку без них использование ПЛИС вообще невозможно. Тем не менее, даже синтезаторам есть куда развиваться как по снижению времени на компиляцию и синтез проектов, так и по качеству использования ресурсов ПЛИС. Недостаточно эффективны и аппаратные средства отладки проектов (отладочные платы). Самые же большие претензии к средствам симуляции и отладки проектов. Лучшие из имеющихся симуляторов (например, такие как ModelSim фирмы Mentor Graphics) обеспечивают симуляцию на уровне регистровых передач, что в связи с ростом сложности проектов явно недостаточно. Нужны средства симуляции, обеспечивающие смешанную симуляцию — на системном, архитектурном и регистровом уровнях, с возможностью использования высокоуровневых моделей процессоров, сложных компонентов проектов, тестовых воздействий и внешней среды. Кроме того, нужны более интеллектуальные средства анализа результатов симуляции и отладки, поддержка коллективной разработки, сквозное использование моделей на всем протяжении разработки и верификации.

Все эти направления являются сейчас объектами интенсивных исследований в академической среде, результаты лучших из которых имеют все шансы перерасти в коммерчески перспективные проекты.

7.3. Направления и примеры применения устройств на базе ПЛИС

7.3.1. Цифровая обработка сигналов

2002 год

10 апреля. Photon Vision Systems выбрала Xilinx Platform FPGAs для производства новых модулей кодирования-декодирования JPEG (www.xilinx.com ).

21 мая. Xilinx и Duma Video анонсируют высокопроизводительный MPEG Encoder на базе FPGA Virtex-II (www.dumavideo.com, www.xilinx.com/ipcenter ).

15 октября. Avvida Systems использовали Altera FPGA Stratix, создав плату Tsunami для цифровой обработки сигналов (www.avvidasystems.com/tsunami.html ).

7.3.2. Телекоммуникации

3 апреля. TippingPoint Technologies выбрала Xilinx FPGA Virtex-II для разработки сетевого процессора (www.tippingpoint.com, www.xilinx.com ).

3 июля. ZettaCom и Xilinx разрабатывают плату прототипирования для демонстрации 10 Гбит Ethernet (www.zettacom.com ).

16 октября. Xilinx анонсирует Crossbar Switch — програмируемый маршрутизатор на 1024 входных и 1024 выходных порта и до 200 Мбит/с на порт (www.xilinx.com/esp/xbarswitch).

21 октября. Xilinx и ACUNIA (Бельгия) распространяют CarCube — полностью программируемое решение для следующего поколения устройств телематики (www.acunia.com/aes, www.xilinx.com ).

7.3.3. Обобщения и выводы

Наиболее перспективными на сегодня направлениями применения ПЛИС являются цифровая обработка сигналов, сетевая обработка и телекоммуникации. Использование специализированных архитектур в этих прикладных областях существенно повышает производительность, что чрезвычайно важно для подобных приложений. Важно также отметить возможность эффективной параллельной обработки. И наконец, внутрисхемная программируемость позволяет разрабатывать устройства, адаптирующиеся к решаемым задачам (например, настройка на новые протоколы обмена).

8. IP-компоненты для ПЛИС и ASIC

8.1.DSP-обработка

2001 год

4 сентября. Virtual Silicon выпустила оптимизированные IP-компоненты «datapath » (высокопроизводительные арифметические функции)(www.virtual-silicon.com ).

3 октября. CAST объявляет о серии IP-ядер для сжатия образов и видео (www.almatech.com, www.cast-inc.com ).

10 декабря. Новое IP-ядро «декодер Viterbi » от Atmel (www.altera.com/literature/wp/wp_ieee80216.pdf ).

2002 год

10 апреля. Xilinx выпустила Forward Error Correction (FEC) IP для Spartan-IIE FPGA (www.xilinx.com/Sparta).

21 мая. inSilicon выпустила IP-компонент кодека JPEG2000. Разработчики получают исходный текст на Verilog (RTL), поведенческие Verilog-модели, исчерпывающий набор тестов, скрипты для синтеза и документацию для интеграции кодека JPEG2000 в SoC (www.insilicon.com ).

10 июня. IP-ядро кодера JPEG2000 от CAST обеспечивает быстрое и гибкое сжатие образов (www.alma-tech.com, www.cast-inc.com, www.jpeg.org ).

9 сентября. Производительность микросхем Altera Stratix в приложениях DSP увеличена в 500 раз с помощью soft-умножителей, создаваемых на структурах памяти Stratix TriMatrix (www.altera.com ).

10 сентября. Gadzoox Networks распространяет FC MAC Core для Xilinx Virtex-II Pro (www.gadzoox.com/fabricore, www.xilinx.com ).

16 октября. Xilinx и CrossBow Technologies анонсировали IP-компонент параллельной обработки 2D-fabric 402c (www.crossbowip.com, www.xilinx.com/ipcenter/signonce).

8.2.Телекоммуникации

2001 год

10 сентября. VinChip и Altera поставляют IP-компоненты USB 2.0 (www.altera.com ).

5 ноября. Virtual Silicon выпускает семейство высокоскоростных интерфейсных IP-компонентов: USB 1.1, SSTL-2 и AGP 4x. К выпуску планируются USB 2.0, PCI 2.2, PCI-X, LVDS (622 MГц), HSTL (www.virtual-silicon.com ).

3 декабря. Mentor Graphics распространяет IP-компонент двойного назначения: FullSpeed USB 2.0 и новый OTG (On-The-Go) (www.mentor.com/inventra/usb-otg ).

2002 год

15 апреля. Xilinx продает первый программируемый 10 Gigabit Ethernet MAC (www.xilinx.com/pw2002 ).

1 мая. Tality выпустила IP-компоненты для 802.11 (www.tality.com ).

20 мая. Tality выпускает IP-компонент Free-to-Air DTV (Digital Terrestrial Television) www.tality.com ).

9 июля. Xilinx и Paxonet Communications анонсировали первые синтезируемые компоненты для управления сетями G.709 (www.xilinx.com/ipcenter, www.paxonet.com ).

15 июля. Cadence ускоряет разработку коммуникационных систем, лицензировав RapidIO у Motorola. RapidIO — высокопроиз- водительная коммуникационная технология, базирующаяся на передаче пакетов. Стандарт RapidIO позволяет передачу до 10 Гбит/с (www.cadence.com ).

15 июля.Xilinx выпустила IP-ядро RapidIO (www.xilinx.com/rapidio ).

15 июля. Более 10 компаний присоединились к RapidIO Trade Association (www.RapidIO.org, IP-разработчики: www.IC4IC.com, www.leopardlogic.com, www.cadence.com, www.cypress.com, www.idt.com, www.national.com, www.ose.com, www.pmc-sierra.com, www.synopsys.com, www.eu.st.com ).

16 июля. Altera выпустила IP-компоненту HyperTransport Interface 1.3, который обеспечивает передачу 12,8 Гбит/с, будучи реализованным на Altera Stratix EP1S25, и занимает около 10 000 логических элементов в Stratix (www.altera.com/stratix, www.altera.com/education/events/northamerica/evt-platform.html ).

23 июля. Avnet Design Services и Xilinx анонсировали первую программируемую платформу для RapidIO.Э та платформа включает процессор PowerQUICC MPC857T и FPGA Virtex II (www.avnet.com, www.xilinx.com/reference_design/avnet_rapidio.htm ).

9 сентября. Xilinx и Paxonet Communications анонсировали создание IP-платформы для FPGA-разработок LAN/WAN 10 Gigabit Ethernet (www.paxonet.com, www.xilinx.com/ipcenter ).

21 октября. Xilinx выпускает открытый протокол Aurora для последовательной передачи данных. Пользователям на сайте www.xilinx.com/aurora бесплатно доступны спецификации протокола и готовый к использованию проект для Xilinx Virtex-II Pro, который включает процессор IBM PowerPC и мультигигабитные последовательные трансиверы типа RocketIO. Aurora — это масштабируемый протокол, использующий для передачи данных всего 4 линии и обеспечивающий скорость более 3 Гбит/с. Aurora может агрегировать от 1 до 24 таких физических каналов в один виртуальный канал (www.xilinx.com ).

8.3. Как распространяются IP-компоненты

2001 год

10 сентября. CAST присоединилась к Xilinx Common License Consortium, созданному членами программы Xilinx AllianceCORE. Все члены консорциума согласились принять единую форму лицензирования IP-компонентов под названием SignOnce IP License, которая дает доступ к IP-компонентам от разных производителей, оптимизированным под ПЛИС от Xilinx (www.cast-inc.com, www.xilinx.com/ipcenter/signonce.htm ).

26 сентября. Altera объявила об OpenCore Plus — первом в промышленности механизме для оценки в железе IP-компонента перед его приобретением. Можно также бесплатно выполнить симуляцию всеми ведущими симуляторами VHDL и Verilog. OpenCore Plus — это дальнейшее развитие программы OpenCore, выдвинутой Altera в 1996 году под лозунгом «try-before-you-buy ». Первые компоненты, доступные в рамках программы OpenCore Plus для hardware-оценки включают компиляторы FIR и NCO, кодер и декодер Рида-Соломона, преобразователи FFT/IFFT (www.altera.com/ipmegastore ).

20 декабря. Mentor Graphics вводит новую систему хранения и распространения IP-компонент — eParts. Она позволяет инженерам получить доступ к IP-компонентам библиотеки Inventra посредством веб-интерфейса (www.mentor.com ).

8.4. Обобщения и выводы

Рынок IP-компонентов стремительно развивается, на нем появляется много начинающих fabless-компаний. Основные области разработки IP-компонентов — цифровая обработка сигналов и телекоммуникации. Возникает и находит решение проблема распространения IP-компонентов. Отдельная возникающая суперпроблема — верификация распространяемых (покупаемых) IP-компонентов. Решением этой проблемы послужило в том числе и создание специальных верификационных IP-компонентов, которым посвящен следующий раздел.

9. Верификационные IP-компоненты

9.1. Язык верификации e и среда верификации Specman Elite от Verisity, верификационные компоненты на языке e — eVC

2001 год

3 сентября. Verisity и IBM обеспечивают совместимость своих языков верификации e и Sugar. Язык Sugar был создан в подразделении IBM Haifa в Израиле (www.haifa.il.ibm.com/projects/verification/Formal_Methods-Home/).

3 сентября. NoBug Consulting лицензирует язык e (www.nobugconsulting.com ).

5 ноября. Поддержка ForSpec-инициативы Intel.Intel разработала ForSpec как язык функциональной верификации и послала его в Accelera. Synopsis инкорпорирует ForSpec в свой язык OpenVERA. Verisity Design планирует инкорпорировать темпоральную логику ForSpec в свой язык e и средства верификации Specman Elite. Co-Design Automation согласилась внести конструкции ForSpec в свой язык проектирования и верификации SUPERLOG. Кроме того, Synopsys, Verisity и Co-Design Automation внесли в Accelera свои предложения по улучшению ForSpec (www.intel.com/pressroom ).

15 ноября. CyberTec разработала I2C eVC с использованием языка e, созданного компанией Verisity (www.cybertec-int.com ).

20 ноября. Три новых партнера Verisity в программе VIP: 0-In, American Arium и Fintronic USA. Цель программы — обеспечить интеграцию между продуктами Verisity: Specman Elite, SureCov и SureLint и разработками партнеров Verisity по программе VIP.

26 ноября. YogiTech присоединяется к Verisity VAP (www.yogitech.com ).

3 декабря STARC выбрала язык e фирмы Verisity как язык описания верификационных IP-компонентов для повторного использования.

12 декабря. TNI-Valiosys лицензировала язык верификации e фирмы Verisity.

17 декабря. Verisity и eInfochips выпускают верификационный компонент PCI-X (www.einfochips.com ).

2002 год

3 апреля. CyberTec предлагает верификационные компоненты для AMBA APB и PowerPC MPC8xx для использования в Specman Elite фирмы Verisity (www.cybertec-int.com ).

22 апреля. Obsidian Software — 80-й член программы Verisity Verification Alliance, объявленной в апреле 2000 года (www.Verification Vault.com ).

22 апреля. Sonics присоединилась к программе Verisity Pure IP, упрощающей разработку, распространение и интеграцию IP-компонентов. Она позволяет разработчикам IP-компонентов верифицировать IP перед распространением, затем интегрировать и распространять свои знания в исполняемой форме посредством исполняемых верификационных пакетов (www.sonicsinc.com ).

6 мая. Europe Technologies выбрала язык верификации e и среду верификации Specman Elite фирмы Verisity.

13 мая. Verisity анонсирует Specman Elite Version 4. Specman Elite v4 повышает производительность в среднем на 27%в скомпилированном режиме и на 15% — в режиме интерпретации.

28 мая. Verisity и eInfochips анонсировали новые eVC: Fibre Channel, SONET и GigabitEthernet (www.einfochips.com, www.Verification Vault.com ).

3 июня. Averant лицензирует язык верификации e фирмы Verisity (www.averant.com ).

10 июня.IDT выбирает PCI-X eVC от eInfochips (www.idt.com, www.einfochips.com ).

23 июля. Verisity обучает продвинутым методологиям верификации, провела серию семинаров в Северной Америке, Европе и Азии с сентября по ноябрь 2002 года (www.verisity.com ).

9 сентября. Verisity анонсирует e Reuse Methodology (eRM) для разработки компонентов верификации.

9 сентября. Verisity и Cold Spring Engineering анонсируют eVC SPI 4.2 (www.coldspringeng.com, www.einfochips.com, www.Verification Vault.com ).

9 сентября. Verisity и HCL Technologies выпускают ARM7 и ARMv4T eVC (www.hcltechnologies.com, www.VerificationVault.com ).

9 сентября. Verisity и Be One Lab создают 3 новых eVC: SONET/SDH, SPI4, UTOPIA4 (www.b1lab.com, www.VerificationVault.com ).

9 сентября. eInfochips анонсирует PCI Express eVC (www.einfochips.com ).

14 октября. Университетская программа фирмы Verisity развивается. За 2002 год к ней присоединилось 16 университетов и сейчас она включает 27 членов (она была объявлена в декабре 2001 года 11-ю университетами и Verisity). Члены программы получают бесплатный доступ к языку верификации e, среде верификации Specman Elite, средству анализа покрытия SuperCov.(www.verisity.com/programs/university/).

9.2. Другие языки и средства верификации симуляцией

2002 год

3 июня. Верификация, основанная на assertions: партнерство 0-In, Averant и Bridges2Silicon. Методология верификации от 0-In позволяет использовать чекеры assertion на всем протяжении проектирования: при симуляции, аппаратной акселерации и эмуляции (www.0-in.com ).

24 июня. Esterel Technologies разрабатывает высокоуровневую методологию верификации для STMicroelectronics. Использование Esterel Studio 4.0 ускоряет функциональную верификацию интеграции блоков проекта с CPU, поскольку блоки описываются на уровне сервисов (чтения-записи), а не на уровне сигналов (www.esterel-technologies.com ).

7 октября. Aldec обеспечивает поддержку тестовых библиотек C++TestBuilder фирмы Cadence. Пользователи Riviera теперь могут создавать тесты на C++, концентрируясь на требуемом поведении проекта, а не на деталях его реализации, что приводит к существенному сокращению временных затрат. Обеспечивается возможность повторного использования тестов. Бесплатную оценочную версию Riviera можно получить на сайте www.aldec.com/riviera . TestBuilder 1.0 распространяется вместе с исходными текстами на сайте www.testbuilder.net .

9.3.Средства формальной верификации

2002 год

15 июля. Microwave Division фирмы Siemens Italy выбрала SpyGlass от Antrenta, который обеспечивает мощный предсказательный анализ, упрощая поиск ошибок в проектах и сокращая сроки их верификации (www.atrenta.com ).

15 июля. Sunplus выбрала Verplex для верификации всех своих чипов. Основной используемый продукт — Conformal Logic Equivalence Checker (LEC). LEC уже помог Sunplus найти несколько серьезных ошибок, значительно сэкономив и время, и средства (www.sunplus.com.tw, www.maxfun.com, www.verplex.com).

9.4. Обобщения и выводы

Верификация — процесс поиска и устранения логических ошибок проектирования занимает от 50 до 70%ресурсов выполнения проекта. Языки и средства верификации находятся еще в стадии становления. Имеется особая потребность в верификационных компонентах для сложных IP-компонентов.

10. Прототипирование, эмуляция и отладка ПЛИС и ASIC

10.1. Отладка проектов для ПЛИС

2002 год

6 марта. ChipScope Pro фирмы Xilinx — новый отладчик для SOC, разработанный специально для Xilinx Virtex-II FPGAs и обеспечивающий гибкий анализ всех сигналов внутри чипа при работе SOC-системы на полной скорости, включая сложные транзакции на шинах (www.xilinx.com/chipscopepro ).

13 мая. Active-HDL от Aldec теперь доступен с платой прототипирования. Desktop Prototyping Board (DPB)— это первая программно-аппаратная связка, позволяющая пользователям проектировать, прототипировать, тестировать и верифицировать проект из единой среды под Windows. Обычно сокращает время верификации на 80% (www.aldec.com ).

3 июня. Aldec сотрудничает с Summit Design, выпуская Riviera-Elite и мультиплатформную среду проектирования и верификации ASIC. Стратегическая цель — поддержка ESL (Electronic System Level) с использованием языка программирования С и прототипирования аппаратного обеспечения (www.aldec.com ).

23 сентября. Actel и First Silicon Solutions (FS2) анонсировали Configurable Logic Analyzer Module (CLAM) System для логичесого анализа в реальном времени микросхем семейств ProASIC и ProASIC Plus. CLAM System состоит из IP-компонента OCI (OnChip Instrumentation) — устройства, обеспечивающего коммуникацию с целевой FPGA и программного обеспечения для управления и визуализации, работающего под Windows. CLAM System позволяет во время компиляции выбрать для анализа до 128 внутренних сигналов (www.fs2.com, www.actel.com).

10.2.Онлайн-прототипирование ASIC

2001 год

22 октября. IKOS анонсирует программу iSave — «эмуляция без капитальных вложений ». Пользователи могут подписаться на эмуляцию проектов сложностью от 3 до 15 млн вентилей ASIC сроком на 6 месяцев и выше и получить через Internet доступ к технологиям эмуляции IKOS.Цена — от 49 500 долл. в месяц для проектов до 3 млн вентилей. Скорость омпиляции — до пяти миллионов вентилей в час. Производительность эмуляции — до 2 МГц (www.ikos.com ).

3 декабря. Система эмуляции Celaro от Mentor Graphics становится стандартом для предприятий Alcatel в Канаде и Европе и будет использоваться как локально, так и удаленно, заменив существующие средства для разработки ASIC емкостью до 5 млн вентилей. Новая система Celaro (размещенная в Канаде), вместе с имеющейся системой Celaro (в Бельгии) создадут «ферму эмуляции » для разработчиков Alcatel, размещенных по всему миру. Возможности компиляции проектов Celaro превышают возможности коммерческих FPGA-эмуляторов (www.alcatel.com ).

2002 год

19 февраля. QLogic приобрела Quickturn Palladium для ускорения высокопроизводительной симуляции — для верификации и отладки оптоволо онных свичей, адаптеров и переключателей ( www.quickturn.com, www.cadence.com ).

20 мая. Alatek анонсирует COMULATOR N2.1 — первый и единственный (по мнению руководства Alatek) EDA-продукт, содержащий «3-в-1 »: эмулятор, ко-верификатор и акселератор симуляции. COMULATOR может быть использован со всеми HDL-симуляторами, всеми языками (Verilog, VHDL, C и др.) и всеми платформами (Unix, Linux, NT). COMULATOR разработан для сетевой командной верификации и разделения ресурсов. Производительность эмуляции — от 100 kcps до 100 Mcps, что в миллион раз быстрее, чем симуляция микропроцессоров и в тысячу раз быстрее, чем использование С-моделей. COMULATOR может быть использован для проектов размером до 12 млн ASIC-вентилей, содержащих процессоры ARM, MIPS или PowerPC (www.alatek.com ).

6 августа. Texas Instruments выбрала систему эмуляции Palladium от Cadence для децентрализованной производительной верификации. Возможны оба варианта — исполнение на средствах Cadence или на средствах покупателя, но через сайт. Palladium обеспечивает симуляцию, акселерацию и внутрисхемную эмуляцию до 16 млн вентилей и 8 Гбайт памяти (www.quickturn.com/about, www.cadence.com, www.ti.com/sc/rd/devcon8 ).

16 сентября. Alatek выпустила новый эмулятор ASIC на 3 млн вентилей — COMULATOR-3M (www.alatek.com ).

10.3. Персональные средства для прототипирования ASIC

2001 год

8 октября. IKOS Systems объявляет репликацию эмуляции для VStation. VStation-5Mx Replicate Station умножает мощь эмуляции за счет параллельных методологий верификации. Пользователи могут создать столько репликаций, сколько им нужно для максимальной производительности. IKOS намерена обеспечить репликацию для VStation-15M в начале 2002 года. Возможно совместное моделирование высокоуровневых представлений на рабочей станции и проекта на VStation, с передачей информации между ними с помощью специального высокоскоростного интерфейса (www.ikos.com ).

5 ноября. IKOS Systems поставляет Alcatel свой эмулятор VStation-15M. Alcatel выбрала VStation-15M (для эмуляции проектов до 15 млн вентилей) для совместной верификации программного и аппаратного обеспечения своих разработок (www.ikos.com, www.alcatel.com).

29 ноября. Micronas (Freiburg, Germany) выбирает Xtreme от Axis Systems для обеспечения верификации своих проектов для цифрового телевидения (www.micronas.com, www.axiscorp.com ).

4 декабря. Multilink Technology Corporation приобрела систему верификации проектов Palladium фирмы Quickturn (www.quickturn.com, www.cadence.com ).

2002 год

12 февраля Vweb выбрала средства верификации от Axis для ускорения разработки нового MPEG CODEC. Vweb произвела апгрейд Xcite до Xtreme+PCI Exchange. Цель — обеспечить эмуляцию для сокращения выхода на рынок MPEG-1&2&4 A/V CODEC, позволяя вести параллельно отладку разработчикам и программного и аппаратного обеспечения (www.vwebcorp.com, www.axiscorp.com ).

20 февраля. NVIDIA купила Xtreme фирмы Axis для ускорения разработки своих новых графических 3D-процессоров. В планах NVIDIA — постепенный переход от ускоренной симуляции к внутрисхемной эмуляции. NVIDIA купила четыре системы Xtreme. Xtreme масштабируема и может эмулировать чрезвычайно сложные проекты (www.axiscorp.com ).

4 марта. Axis Systems разработала первую и единственную платформу ускорения и эмуляции, нейтральную по отношению к языкам. Новые версии Xcite и Xtreme позволяют симулировать, ускорять и эмулировать SoC-проекты на языках Verilog, VHDL и обоих (www.axiscorp.com ).

22 марта. Hughes Network Systems лицензировала Xcite фирмы Axis, чтобы ускорить разработку мультимиллионновентильных сетевых чипов следующих поколений (www.axiscorp.com, www.hns.com ).

8 апреля. TransEDA ускоряет верификацию SoC, выпуская VN-Cover Emulator — первый в индустрии анализатор покрытия по результатам эмуляции (www.transeda.com ).

13 мая. Mentor Graphics выпускает 5-е поколение эмуляторов VStation-30M. VStation-30M обеспечивает емкость до 30 млн ASIC-вентилей и производительность до 2 МГц. VStation-30M обеспечивает 100-процентную наблюдаемость сигналов в любой момент времени (www.mentor.com ).

22 мая. Axis Systems выпускает самую эффективную в мире систему верификации. Xtreme II симулирует, аппаратно ускоряет и эмулирует до 100 млн вентилей, предлагает до 2 Гбайт памяти и работает на частоте до 1 МГц. Xtreme-II в 20 раз меньше, чем другие системы эмуляции (www.axiscorp.com ).

3 июня. Quickturn анонсирует IP Program для обеспечения высокопроизводительной среды ко-верификации программного и аппаратного обеспечения SoC-проектов. Эта программа — часть Cadence Design Chain Initiative, цель которой — налаживание более тесных связей между различными поставщиками EDA-средств (www.quickturn.com, www.cadence.com).

5 июня. Sun Microsistems купила систему верификации Xtreme фирмы Axis Systems. Sun намерена использовать Xtreme при разработке своих микропроцессоров следующих поколений (www.axiscorp.com ).

10 июня. VN-Cover Emulator фирмы TransEDA теперь доступен для системы верификации Quickturn Palladium. VN-Cover Emulator — средство анализа покрытия проекта тестами, использующее систему верификации, обеспечивающую ускоренную симуляцию и эмуляцию (www.transeda.com).

14 августа. 0-In и Axis Systems повышают производительность верификации. 0-In assertions отображаются в Xcite и Xtreme фирмы Axis и используются при эмуляции, которая увеличивает производительность верификации в 1000 раз. Это обеспечивается объединением технологий Assertion Processor фирмы Axis и ABV (Assertion Based Verification) фирмы 0-In (www.axiscorp.com ).

19 августа. Axis Systems анонсирует технологию Assertion Processor, которая позволяет разработчикам инкорпорировать assertions в среду эмуляции, сверяя в ходе эмуляции реальные значения с предполагаемыми (www.verificationlib.org , www.axiscorp.com ).

30 сентября. TransEDA анонсирует средства эмуляции (Emulation Edge), которые сокращают сроки верификации на 50%( www.transeda.com/emulationedge ).

7 октября. Synplicity поставляет ключевую технологию Axis Systems. Система верификации Xtreme-II базируется на средствах синтеза от Synplicity и FPGA Virtex II, обеспечивая возможность симулировать, аппаратно ускорять и эмулировать проекты (www.axiscorp.com, www.synplicity.com ).

16 октября. Система верификации Xtreme фирмы Axis Systems выбрана фирмой Coolsand для разработки чипов переносных мультимедийных устройств.Behavioral Processor — это первая на рынке технология верификации, оторая позволяет разработчикам ускорять и эмулировать несинтезируемые поведенческие коды (VHDL, Verilog)(www.axiscorp.com ).

10.4. Обобщения и выводы

Средства проектирования для ПЛИС нуждаются в более эффективных возможностях отладки. Средства прототипирования для ASIC в силу своей чрезвычайной дороговизны начинают продвигаться в направлении сетевого оллективного использования как внутри фирм-разработчиков электронных систем на приобретенном оборудовании, так и на условиях повременной оплаты на оборудовании фирмы-поставщика услуг по эмуляции. Наиболее продвинутые эмуляторы поддерживают разработку проектов до 100 млн и более вентилей.

11. Отладка программного обеспечения для микроконтроллеров

11.1. Разработки Applied Microsystems (www.amc.com)

2001 год

5 ноября. Applied Microsystems выпускает эмуляторы SuperTAP и CodeTAP для интегрированных коммуникационных процессоров MPC862 и MPC857T семейства PowerQUICC фирмы Motorola.

8 ноября. Applied Microsystems анонсирует PowerTAP для IBM PowerPC 405CR.

15 ноября. Applied Microsystems выпускает эмулятор PowerTAP для микропроцессоров MPC7450 и MPC8245 фирмы Motorola, совместимых с архитектурой PowerPC.

3 декабря. Applied Microsystems продает CodeTEST 3.5 — систему верификации программного обеспечения для встроенных цифровых систем.

2002 год

5 марта. Applied Microsystems обеспечивает эмуляцию интегрированных коммуникационных процессоров MPC8250 PowerQUICC II фирмы Motorola.

7 марта. Applied Microsystems анонсирует Power TAP следующего поколения для хостпроцессора MPC7455 фирмы Motorola.

18 апреля. Applied Microsystems выпустила PowerTAP для процессоров Motorola MPC8266, MPC8265, MPC8264.

11.2. И все остальные

2001 год

1 октября. Atmel Corp. выпустила новый JTAG ICE. JTAG ICE (In-Circuit Emulator) представляет революционно новый подход к отладке 8-битных МК, ранее применимый только к 32-битным (www.atmel.com/atmel/acrobat/doc2475.pdf, www.atmel.com/atmel/acrobat/doc2489.pdf ).

17 декабря.XEMICS и Phyton выпустили внутрисхемный эмулятор для микроконтроллеров семейств XE8000 и Sensing Machines (www.xemics.com ).

1 марта. JTAG-эмулятор ARM Multi-ICE доступен для Windows CE Platform Builder (www.arm.com ).

5 марта. Atmel выпускает внутрисхемный эмулятор ICE 50 для 8-битных микроконтроллеров megaAVR и tinyAVR (www.atmel.com ).

20 мая. TI выпускает первый DSP-эмулятор с двунаправленной передачей видеосигналов (www.dspvillage.ti.com/xds560pr ).

11.3. Обобщения и выводы

Отладка прикладного программного обеспечения сложных систем, особенно систем реального времени, невозможна без соответствующих эмуляторов, интегрированных с необходимым системным программным обеспечением (среда разработки: редактор, омпиляторы, ассемблер, линкер, отладчик). Полнофункциональная разработка таких систем — очень трудоемкий процесс. В то же время за счет обобщения свойств в унифицированные компоненты возможно сокращение сроков разработки эмуляторов, однако таких систем на рынке практически нет.

12. Обучение — ключ к продаже

12.1. Очные семинары

2002 год

1 апреля. 39-я DAC включает в программу семинары интерактивного обучения верификации встроенных систем (www.dac.com ).

8 апреля. Get2Chip, Plato, Silicon Perspective, Verplex проводят серию семинаров «Методы проектирования мультимиллионновентильных проектов с использованием средств EDA следующего поколения » (www.bigchipdesign.com ).

23 апреля. Состоялся 9-й IEEE/DATC Electronic Design Processes (EDP) Workshop (www.eda.org/edps/edp02, www.terasystems.com ).

25 апреля. Cadence и Beijing организуют институт для обучения электронному проектированию. Институт предназначен для обучения «post-graduate-level » инженеров. Cadence намерена инвестировать 50 млн долл. в создание в Китае мощной сети центров исследований, разработок, поддержки пользователей и сервиса в электронном проектировании (www.cadence.com ).

22 апреля. 39-я DAC дает возможность обучения ветеранам и новичкам. Впервые в программу конференции включены семинары для посетителей с неспециальной для EDA подготовкой: студентов университетов, неспециалистов и бизнес-посетителей DAC. Семинар «Interoperability Workshop » для обсуждения проблем взаимодействия средств EDA и разработки соответствующих стандартов. Это уже 3-й такой семинар. Семинар «Женщины в EDA » (www.dac.com ).

28 октября. Sutherland HDL проводит учебный семинар по SystemVerilog — промышленному стандарту, который получил широкое одобрение ведущих поставщиков средств EDA (www.sutherland-hdl.com ).

12.2.On-line-обучение

2001 год

1 октября. Synchronicity открывает WBT (Web-Based Training) с помощью Vitalect. Эти обучающие Internet-курсы посвящены продуктам DesignSync и ProjectSync. Vitalect, основанная в 1997 году, поставляет инструментальную систему дистанционного обучения, основанную на интернет-технологиях (www.synchronicity.com/Services/Training/wbt/wbt.html, www.vitalect.com ).

11 октября. Бесплатное веб-обучение проектированию FPGA. Aldec обеспечивает интерактивное обучение разработчиков FPGA языку VHDL и работе в Active-HDL (www.aldec.com ).

17 октября. Flextronics и Cal Poly University разрабатывают новый образовательный веб-сайт. Цель этого сайта — обеспечить студентов и профессионалов необходимой информацией в области проектирования и производства электронных устройств (www.flextech101.com, www.calpoly.edu, www.flextronics.com ).

17 октября. Бесплатные веб-курсы обучения VHDL &Verilog на сайте Aldec (www.aldec.com ).

22 октября. e*ECAD анонсирует продвинутую функциональность сайта. e*ECAD — это первый и единственный провайдер EDA-средств, использующий онлайн-режимы на условиях почасовой оплаты или оплаты за использование (www.eecad.com ).

2002 год

12 февраля. Xilinx и DigitalMentors предлагают e-Learning для домашних сетей и цифрового видео. DigitalMentors — ирландская компания, специализирующаяся на e-Learning (www.digitalmentors.com, www.xilinx.com/esp ).

15 февраля. Willamette HDL создает учебный курс по System C на основе Cocentric System Studio фирмы Synopsis. До этого времени проводилось обучение языкам VHDL, Verilog и SystemC. Обучение прошло более 2500 тыс. человек (www.whdl.com ).

6 августа. TI развивает on-line-поддержку. TI серьезно обновила свой портал www.dspvillage.ti.com/launch2 .

9 сентября. Aldec и McGraw-Hill создают учебные курсы по созданию и симуляции Verilog-проектов. Курс, созданный Dr.Navabi, включает CD-ROM, содержащий ведущие средства разработки (ACtive-HDL, Student Edition), позволяя пользователю изучать Verilog на своем компьютере в соответствии с уровнем собственной компетентности в HDL. Курс можно купить через Интернет (books.mcgraw-hill.com, amazon.com, www.aldec.com ).

24 сентября. TransEDA выложила Verification Methodology Manual на DACafe: www.dacafe.com/DACafe/EDATools/BOOKINFO/TransEDA/.

24 сентября. Summit Design анонсирует WWW-центр технической поддержки www.summit-design.com .

12.3.Обобщения и выводы

Пользователями и поставщиками EDA-средств осознано, что последние становятся все сложнее и сложнее для освоения и эксплуатации. И потому важными факторами, увеличивающими продажу таких продуктов, являются доступность центров квалифицированного обучения работе с этими средствами. Параллельно начинается активное внедрение новых информационных технологий в процесс обучения, обеспечивающих возможность обучаться в удобное время и в удобном месте посредством Интернет. Очевидно, что сейчас чрезвычайно востребованы как курсы обучения работе с различными EDA-средствами, языками и методологиями, так и инструментальные системы организации обучения на базе интернет-технологий.

Заключение

Данный материал представляет систематическую классификацию новостей, распространявшихся с EDA-портала www.dacafe.com в период с января 2001 по октябрь 2002 года. В будущем предполагается регулярное ознаомление читателей с новостями портала, с увеличением информационной и аналитической составляющей и сохранением систематического подхода.

Добавить комментарий

Ваш адрес email не будет опубликован. Обязательные поля помечены *